بازگشت به بانک اطلاعات پایان نامه ها

شماره دانشجویی : 920105732
نویسنده : بهنام حيدري پور
عنوان پایان نامه : طراحی و شبیه سازی تثبیت کننده با افت کم و تلفات توان پایین به پسارگولاتور پس از مبدل¬های DC-DC
دانشكده : دانشکده تحصیلات تکمیلی و مجتمع فنی
گروه تحصيلي : برق
رشته/گرایش تحصيلي : مهندسي برق- الكترونيك
مقطع تحصيلي : کارشناسی ارشد
استاد راهنما (استاد مدعو) : , مهدي طبسي,
استاد مشاور () : ,
چكيده : چکیده طراحی و شبیه سازی تثبیت کننده با افت کم و تلفات توان پایین به عنوان پسارگولاتور پس از مبدل¬های DC-DC امروزه، مصرف انرژی یکی از پارامترهای مهم در طراحی مدارهای الکترونیکی تبدیل شده است. بلوکی که در تمامی قطعات الکترونیکی یافت می¬شود و وظیفه مدیریت انرژی تراشه یا قطعه را دارد با عنوان مدارهای مدیریت توان شناخته می¬شود. اصولاً این مدارها دارای چندین المان می¬باشند. از بین آنها می¬توان به مبدل-های DC-DC نام برد؛ که مبدل¬های مد سوئیچینگ و تثبیت¬کننده¬های خطی از آن نوع می¬باشند. برحسب نیاز¬های بار و شرایط ورودی، انواع مختلفی از مبدل¬های DC-DC به کار می¬روند. اما عمدتاً ساختارهای ترکیبی و دو طبقه از این مبدل¬ها استفاده می¬شوند. طبقه اول این ساختارها معمولاً شامل مبدل مد سوئیچینگ (در این پایان¬نامه، مبدل باک) و طبقه دوم آنها شامل یک تثبیت¬کننده با افت کم (LDO) می-باشد. این ساختار علاوه بر حفظ بازده، منجر به کاهش ریپل ولتاژ خروجی نسبت به مبدل باک می¬شود. در سیستم¬های سری، طراحی تثبیت¬کننده¬های LDOنقش مهمی به ویژه در مصرف توان و پایداری سیستم ایفا می¬کند. در این پایان¬نامه، بر روی طراحی یک LDO بر مبنای Flipped Voltage Follower بهره گرفته شده است، که علاوه بر مصرف توان کم، نیاز به هیچ گونه جبرانسازی¬ با توجه به ساختار خود ندارد.
كلمات كليدي : کلمات کلیدی: تثبیت¬کننده LDO، مبدل باک، LDO بر مبنای FVF، Flipped Voltage Follower، سیستم دو طبقه، مدار مدیریت توان.
تاريخ دفاع : 1395-11-30